Razrabotka DPLL s ispol'zowaniem tehnologii KMOP

PLL rabotaüt putem neprerywnoj regulirowki generatora, uprawlqemogo naprqzheniem ili tokom, dlq soglasowaniq (fixacii) fazy i chastoty whodnogo signala. Shema, nazywaemaq fazowym komparatorom, zastawlqet VCO iskat' i fixirowat' zhelaemuü chastotu, kotoraq zadaetsq s pomosch'ü generatora, uprawlqemogo naprqzheniem. Kogda chastota VCO otlichaetsq ot opornoj chastoty, fazowyj komparator wydaet naprqzhenie oshibki. Cifrowoj kontur s fazowoj awtopodstrojkoj (DPLL) qwlqetsq odnim iz naibolee wazhnyh ustrojstw pochti wo wseh älektronnyh sistemah. V ätoj knige predstawlena razrabotka DPLL s ispol'zowaniem submikronnoj 45-nm KMOP tehnologii i realizowannaq s pomosch'ü programmnogo obespecheniq microwind 3.1. Programmnoe obespechenie microwind 3.1 ispol'zuetsq dlq proektirowaniq i modelirowaniq integral'noj shemy na urowne fizicheskogo opisaniq. Proizwoditel'nost' DPLL takzhe nablüdaetsq dlq razlichnyh peremennyh whodnyh chastot, i rezul'tat sootwetstwuet zaqwlennomu. Diapazon blokirowki dlq DPLL i wremq blokirowki takzhe sootwetstwuüt ozhidaniqm.

Weitere Produkte vom selben Autor

Progettazione di un DPLL con tecnologia CMOS Dandare, Shankar N., Deshmukh, Ankita

35,90 €*
Entwurf einer DPLL in CMOS-Technologie Dandare, Shankar N., Deshmukh, Ankita

35,90 €*
Conception d'un DPLL utilisant la technologie CMOS Dandare, Shankar N., Deshmukh, Ankita

35,90 €*