Diseño de DPLL con tecnología CMOS
Autor: | Dandare, Shankar N. Deshmukh, Ankita |
---|---|
EAN: | 9786205744284 |
Sachgruppe: | Technik |
Sprache: | Spanisch |
Seitenzahl: | 80 |
Produktart: | Kartoniert / Broschiert |
Veröffentlichungsdatum: | 27.02.2023 |
26,90 €*
Die Verfügbarkeit wird nach ihrer Bestellung bei uns geprüft.
Bücher sind in der Regel innerhalb von 1-2 Werktagen abholbereit.
Los PLL funcionan ajustando continuamente un oscilador controlado por tensión o corriente para igualar (bloquear) la fase y la frecuencia de una señal de entrada. Un circuito llamado comparador de fase hace que el VCO busque y se bloquee en la frecuencia deseada, que se ajusta mediante un oscilador controlado por tensión. Cuando la frecuencia del VCO difiere de la frecuencia de referencia, el comparador de fase produce una tensión de error. El bucle de enganche de fase digital (DPLL) es uno de los dispositivos más importantes en casi todos los sistemas electrónicos. Este libro introduce el diseño de DPLL utilizando tecnología CMOS sub-micron de 45nm e implementado utilizando el software microwind 3.1. El software microwind 3.1 se utiliza para diseñar y simular un circuito integrado a nivel de descripción física. El rendimiento del DPLL también se observa para las diferentes frecuencias de entrada variables y el resultado se observa hasta la marca. El rango de bloqueo para el DPLL y el tiempo de bloqueo también se observó como se esperaba.